CAM KẾT 100% CHÍNH HÃNGnguồn gốc, xuất xứ sản phẩm rõ ràng ĐÓNG GÓI CẨN THẬNđảm bảo độ an toàn cho sản phẩm XEM HÀNG TRƯỚC KHI NHẬNquyền lợi tối đa cho khách hàng
Hiển thị các bài đăng có nhãn tin-tuc.html. Hiển thị tất cả bài đăng
Hiển thị các bài đăng có nhãn tin-tuc.html. Hiển thị tất cả bài đăng
[tintuc]

Altium hôm nay đã công bố Altium 365, một nền tảng thiết kế dựa trên đám mây nhằm mục đích đưa sản xuất và tìm nguồn cung ứng vào một môi trường thiết kế phần cứng.
Hôm nay, Altium đã công bố Altium 365, một môi trường thiết kế dựa trên đám mây nhằm mục đích đưa các kỹ sư dọc theo đường dẫn thiết kế hoàn chỉnh từ việc thu thập sơ đồ đến hội đồng quản trị. Phần mềm này kết nối các nhà sản xuất bảng và các nhà phân phối linh kiện với người dùng sớm trong quá trình thiết kế với mục đích loại bỏ càng nhiều bước thiết kế lặp lại càng tốt.

Mục tiêu cao cả của việc loại bỏ các giao diện

Như được giải thích bởi COO Ted Pawela của Altium, nền tảng được tạo ra với con mắt hướng tới sự cộng tác: "Altium 365 đưa Altium Designer từ máy tính để bàn sang hệ thống đa thiết bị, đa nền tảng và đa hệ điều hành. trong tay của tất cả mọi người tham gia vào quá trình chuyển từ ý tưởng sang một sản phẩm được nhận ra (cơ khí, thu mua, sản xuất, vv ...). "

Thiết kế ảnh chụp màn hình sử dụng lịch sự của Altium. Nhấn vào đây để phóng to.

Sự tập trung cộng tác này thay đổi cách các thành viên trong nhóm truyền thống chia sẻ thông tin giữa họ. "Họ sẽ không thấy nó theo cách họ làm hôm nay - thông qua các tệp Gerber, bảng tính Excel và hình ảnh phẳng - nhưng thực sự với trình xem 3D thực mà họ có thể sử dụng để tương tác với thiết kế, đánh dấu và nhận xét".
Điều này cũng có nghĩa là để giúp các nhà thiết kế đưa ra các quyết định liên quan đến khả năng sản xuất, bao gồm cả HĐQT và những nhà sản xuất, bản thân họ, có khả năng trong các cơ sở của họ.
Mỗi nhà sản xuất cung cấp Altium 365 một mô tả về khả năng của họ — dấu vết và không gian tối thiểu, kiểm soát trở kháng, khả năng microvia, v.v. — giống như cách trình điều khiển thiết bị máy in thông báo cho hệ điều hành khả năng của nó. Sau đó, các kỹ sư có thể tạo ra thiết kế của họ trong giới hạn thông số kỹ thuật của nhà sản xuất. Đồng thời, các bộ phận được sử dụng trong thiết kế được kiểm tra tính khả dụng và chi phí so với chỉ số hóa đơn trực tiếp, đảm bảo phân tích tính sẵn có gần như theo thời gian thực.

Ảnh chụp màn hình BOM được sử dụng bởi Altium. Nhấn vào đây để phóng to.

Nhà chế tạo và nhà thiết kế PCB có thể giao tiếp trong thời gian thực về các vấn đề thiết kế và chế tạo tiềm năng thông qua trình duyệt web. Trình duyệt có thể cung cấp bản vẽ 3D của PCB để tích hợp với các nhóm cơ khí. Và, vì phần mềm dựa trên web và được lưu trữ trên Amazon Web Services, về mặt lý thuyết nó sẽ có thể mở rộng ngay lập tức từ người dùng đơn lẻ đến toàn bộ công ty.
Để đối phó với những hạn chế có thể có của các chương trình dựa trên đám mây, nhóm của Altium dự định cung cấp các bản sao lưu hàng ngày và duy trì các tiêu chuẩn bảo mật.
"Trò chơi kết thúc cho điều này là chúng tôi có thể kết nối thiết kế trực tiếp với sàn sản xuất", công ty cho biết. "Mục tiêu là khi bạn đưa ra quyết định trong thiết kế của mình, bạn có thể thấy nhà sản xuất nào có thể làm điều đó và cái nào không thể, và tại sao ... loại bỏ các mặt nạ."

"Bước đầu tiên để chuyển đổi ngành công nghiệp điện tử"

"Đây là một bước quan trọng — nhưng chỉ là bước đầu tiên hướng tới việc cung cấp tầm nhìn của chúng tôi để giúp biến đổi ngành công nghiệp điện tử", Pawela nói. “Altium 365 cuối cùng sẽ cung cấp kết nối trực tiếp, thời gian thực giữa thiết kế, chuỗi cung ứng và người và thiết bị trên sàn sản xuất để đạt được điều này”.

Thiết kế ảnh chụp màn hình sử dụng lịch sự của Altium. Nhấn vào đây để phóng to.

Các dịch vụ này bao gồm hợp tác thiết kế để sản xuất, thông tin chuỗi cung ứng thành phần trực tiếp, quản lý thư viện và thiết kế đồng ECAD / MCAD. Altium 365 cũng cung cấp cho khách hàng Altium một phương tiện đơn giản để quản lý giấy phép sản phẩm Altium, đăng ký và người dùng của họ.



Altium 365 là sản phẩm mới nhất trong hệ sinh thái Altium. Đây là dịch vụ dựa trên đăng ký sẽ có sẵn miễn phí cho người dùng đăng ký Altium Designer, trong đó Altium 365 có thể được tích hợp hoặc có thể mua riêng và truy cập thông qua trình duyệt web.
Ngày phát hành ban đầu dự kiến ​​cho chương trình là tháng 12 năm 2018.
[/tintuc]
[tintuc]


Gói tài liệu này bao gồm (Update).
- GIÁO TRÌNH - Tivi LCD (Trung tâm đào tạo cộng nghệ cao Bách Khoa). 
- EBOOK - Hướng dẫn sửa chữa màn hình LCD (TG - Jestine Yong & Bản biên dịch Tiếng việt). 
- EBOOK - Hướng dẫn sửa chữa màn hình LCD (TG - Jestine Yong & Bản Tiếng Anh). - Nghiên cứu bộ nguồn ngắt mở trong các tivi LCD đời mới. 
- SLIDE THUYẾT TRÌNH - Phân tích mạch điện trong TV LCD Samsung và ứng dụng công nghệ LED trong kỹ thuật truyền hình. 
- TÀI LIỆU - Các hiện tượng hỏng màn hình LCD thường gặp (LG). 
- TÀI LIỆU - Hướng dẫn tìm board mạch hỏng Tivi LCD. 
- TÀI LIỆU - Panel & LCD các hư hỏng thường gặp và cách xử lý.
- TÀI LIỆU - Sữa chữa LCD. - TÀI LIỆU - Sửa chữa Tivi LCD Sony (Tiếng Anh).
- TÀI LIỆU - Sửa chữa Tivi mất tiếng nói.

sửa tivi



[/tintuc]
[tintuc]

Âm thanh có thể được sử dụng để phát hiện các đối tượng và giao tiếp. Vòng tròn này xem xét ba micrô MEMS và cảm biến siêu âm mà bạn có thể muốn xem.

Lưu ý:  Bài viết này đã được chỉnh sửa để phản ánh chính xác hơn mối quan hệ giữa USound và STMicroelectronics.

Micro MEMS áp điện Vesper

Các micro áp điện Vesper VM1000 và VM2000 là micro MEMS công suất thấp ổn định suốt đời và cung cấp phản hồi tần số rất bằng phẳng.
Đây là một tính năng quan trọng đối với mảng micrô beamforming, trong đó các mẫu phản hồi không đồng đều hoặc không thể đoán trước ảnh hưởng tiêu cực đến hiệu suất của mảng và để lại một thiết bị có hiệu suất thỏa mãn ít hơn theo thời gian. Đây là một lợi thế cho các OEM muốn kết hợp các micro này vào thiết bị của họ, vì chúng không phải phù hợp với micrô hoặc mạch thiết kế bù cho sự trôi dạt theo thời gian.

Loa áp điện và cảm biến siêu âm : MEMS-Based Audio Roundup
Microphone của Vesper's Mems 

 

Micrô áp điện wake-on-sound Vesper VM1010 tiêu thụ 10µA điện không đáng kể trong chế độ tắt nguồn và có thể đánh thức các thiết bị khi năng lượng âm thanh tác động đến yếu tố micrô điện áp. Micrô này thực sự sử dụng năng lượng được tạo ra bởi âm thanh để đánh thức hệ thống thông qua một mạch so sánh công suất thấp.
Các thiết bị kích hoạt âm thanh hiện tại (Google Home, Amazon Alexa, v.v.) tiêu thụ hàng chục đến hàng trăm milliamps trong khi ở chế độ tắt nguồn — điều này là do micrô và ASIC phải hoạt động để lắng nghe từ đánh thức. Đối với các thiết bị dành phần lớn thời gian của họ ở trạng thái không hoạt động (điều khiển từ xa truyền hình, màn hình bé), sức mạnh được tiết kiệm từ việc sử dụng công nghệ này là đáng kể.
Bộ đánh giá có sẵn từ Âm thanh PUI .

Cảm biến siêu âm từ Chirp Microsystems

Chirp Microsystems, Inc., một công ty TDK Group Company, sản xuất hai bộ cảm biến siêu thời gian để cung cấp độ chính xác tới milimet trên phạm vi 1m (CH101) và 5m (CH102). Thiết bị này sử dụng một mảng đầu dò siêu âm gắn với một mạch tích hợp cụ thể của ứng dụng (ASIC) để phát ra một xung tần số quét và sau đó phát hiện phản xạ ra khỏi các vật thể ở xa. Vì bộ cảm ứng bao gồm một mảng chứ không phải là một phần tử đầu dò đơn lẻ, các kỹ sư có thể theo dõi chuyển động và cử chỉ trong hai chiều.

Công nghệ này cho phép giao diện người dùng cảm ứng với máy tính bảng, điện thoại và thiết bị Internet-of-Things sử dụng các cử chỉ như sóng và trỏ.
Trong những năm tới, các cảm biến siêu âm sẽ cạnh tranh với các cảm biến dựa trên ánh sáng để cung cấp khả năng nhận dạng cử chỉ trong các thiết bị mà chúng ta thấy và sử dụng hàng ngày. Bạn có thể xem video trên cảm biến chirp tại đây .

MEMS Micro-Speakers từ USound

Đầu năm nay, USound đã hợp tác với xưởng đúc STMicroelectronics để chứng minh một thiết bị đầu tiên trong không gian âm thanh với loa MEMS đầu tiên. Những loa nhỏ này đáng chú ý vì nhiều lý do, bao gồm kích thước, băng thông lớn và những thay đổi đối với thiết kế loa áp điện điển hình.
Dưới đây là ba gif từ USound  đại diện cho hiệu ứng của điện trường áp dụng cho tinh thể áp điện (1), sử dụng công cụ hẫng USound đang sử dụng để thay thế các cuộn dây được sử dụng trong loa áp điện điển hình (2), và lớp màng và lớp tấm cho phép âm thanh thế hệ, được thúc đẩy bởi vật liệu áp điện loại bỏ sự cần thiết phải xử lý tín hiệu (3). 

Loa áp điện và cảm biến siêu âm : MEMS-Based Audio Roundup
1) Tinh thể áp điện thay đổi hình dạng khi tiếp xúc với điện trường

Loa áp điện và cảm biến siêu âm : MEMS-Based Audio Roundup
2) USound thêm công cụ dịch chuyển chuyển động của vật liệu áp điện vào chuyển động của piston

Loa áp điện và cảm biến siêu âm : MEMS-Based Audio Roundup
3) Lớp màng / tấm cho phép tạo âm thanh

Trong một thông cáo báo chí , STMicroelectronics và USound khẳng định rằng "Các thiết bị mới cũng loại bỏ sự cân bằng giữa kích thước nam châm, khối lượng không khí và chất lượng âm thanh làm phức tạp cả thiết kế và tích hợp các loa thu nhỏ cơ điện truyền thống có chứa nam châm và cơ chế cân bằng-armature. " Các loa được mong đợi yêu cầu công suất thấp hơn các thiết kế truyền thống, được làm bằng silicon, làm cho chúng quen thuộc hơn với các nhà thiết kế đang tìm kiếm năng suất cao; Thông cáo báo chí so sánh quá trình chế tạo với quy trình được sử dụng cho các chip CMOS.
Trong khi các loa này có thể tìm thấy sử dụng trong nhiều ứng dụng khác nhau, Usound hiện đang phát triển nhiều yếu tố hình thức sẽ cho phép những loa nhỏ xuất hiện trên nhiều thiết bị khác nhau như tai nghe, tai nghe AR / VR và hơn thế nữa.
Những mẫu đầu tiên của những chiếc loa này được xuất xưởng vào tháng 1, ngay trước khi trưng bày công nghệ này tại CES 2018.

Bạn đã có cơ hội kết hợp bất kỳ thiết bị có thể so sánh nào vào dự án của mình chưa? Bạn có bất kỳ mẹo và thủ thuật nào để chia sẻ khi làm việc với các thành phần âm thanh không? Chúng tôi rất muốn biết trong phần bình luận bên dưới!
[/tintuc]
[tintuc]

Độ hổ dẫn ADC

Đây là ý tưởng cơ bản đằng sau cái gọi là sườn đơn , hoặc tích hợp ADC. Thay vì sử dụng DAC với đầu ra nối tiếp, chúng tôi sử dụng mạch op-amp được gọi là bộ tích hợp để tạo ra một dạng sóng sawtooth sau đó được so sánh với đầu vào tương tự bằng bộ so sánh. Thời gian cần cho dạng sóng cưa để vượt quá mức điện áp tín hiệu đầu vào được đo bằng phương tiện của bộ đếm kỹ thuật số với một sóng vuông tần số chính xác (thường là từ một bộ dao động tinh thể). Sơ đồ sơ đồ cơ bản được hiển thị ở đây:

Độ hổ dẫn ADC
Sơ đồ bóng bán dẫn tụ bù IGFET hiển thị ở đây hơi bị đơn giản hóa. Trong thực tế, một mạch chốt hẹn giờ với tín hiệu đồng hồ sẽ rất có thể phải được kết nối với cổng IGFET để đảm bảo xả hoàn toàn tụ điện khi đầu ra của bộ so sánh tăng cao. Tuy nhiên, ý tưởng cơ bản là hiển nhiên trong sơ đồ này. Khi đầu ra bộ so sánh thấp (điện áp đầu vào lớn hơn đầu ra của bộ tích hợp), bộ tích hợp được phép sạc tụ điện theo kiểu tuyến tính. Trong khi đó, bộ đếm được đếm với tốc độ cố định bởi tần số đồng hồ chính xác. Thời gian cần cho tụ điện để sạc lên đến cùng mức điện áp như đầu vào phụ thuộc vào mức tín hiệu đầu vào và sự kết hợp của -V ref, R và C. Khi tụ điện đạt đến mức điện áp đó, đầu ra bộ so sánh tăng cao, tải đầu ra của bộ đếm vào thanh ghi thay đổi cho đầu ra cuối cùng. IGFET được kích hoạt “on” bởi đầu ra cao của bộ so sánh, xả tụ điện trở về không volt. Khi điện áp đầu ra của bộ tích hợp giảm xuống 0, đầu ra bộ so sánh sẽ chuyển về trạng thái thấp, thanh toán bù trừ bộ đếm và cho phép bộ tích hợp tăng thêm điện áp một lần nữa.
Mạch ADC này hoạt động rất giống với ADC đoạn đường nối kỹ thuật số, ngoại trừ điện áp tham chiếu so sánh là dạng sóng sawtooth trơn tru chứ không phải là "cầu thang":

Độ hổ dẫn ADC
ADC đơn dốc chịu mọi nhược điểm của ADC đoạn đường nối kỹ thuật số, với sự hạn chế thêm về độ lệch hiệu chuẩn . Sự tương ứng chính xác của đầu ra của ADC với đầu vào của nó phụ thuộc vào độ dốc điện áp của bộ tích hợp được so khớp với tốc độ đếm của bộ đếm (tần số đồng hồ). Với ADC đoạn đường nối kỹ thuật số, tần số đồng hồ không ảnh hưởng đến độ chính xác chuyển đổi, chỉ vào thời gian cập nhật. Trong mạch này, vì tốc độ tích phân và tỷ lệ đếm là độc lập với nhau, nên sự thay đổi giữa hai số này là không thể tránh khỏi vì nó có tuổi và sẽ dẫn đến mất độ chính xác. Điều tốt nhất để nói về mạch này là nó tránh sử dụng DAC, làm giảm độ phức tạp của mạch.
Một câu trả lời cho tình trạng khó xử trôi dạt hiệu chuẩn này được tìm thấy trong một biến thể thiết kế được gọi là bộ chuyển đổi độ dốc kép . Trong bộ chuyển đổi độ dốc kép, mạch tích hợp được điều khiển tích cực và âm trong các chu kỳ xen kẽ để dốc xuống và sau đó lên, thay vì được đặt lại về 0 vôn ở cuối mỗi chu kỳ. Trong một hướng dốc , bộ tích hợp được điều khiển bởi tín hiệu đầu vào tương tự dương (tạo ra một thay đổi âm, biến đổi của điện áp đầu ra thay đổi, hoặc độ dốc đầu ra) trong một khoảng thời gian cố định, được đo bằng bộ đếm với đồng hồ tần số chính xác. Sau đó, theo một hướng khác, với một điện áp tham chiếu cố định (tạo ra một tốc độ cố định của điện áp đầu ra thay đổi) với thời gian đo bằng cùng một bộ đếm. Bộ đếm dừng đếm khi đầu ra của bộ tích hợp đạt tới cùng điện áp như khi nó bắt đầu phần thời gian cố định của chu kỳ. Lượng thời gian cần cho tụ điện của bộ tích hợp để xả trở lại điện áp đầu ra ban đầu, được đo bằng cường độ tích lũy của bộ đếm, trở thành đầu ra kỹ thuật số của mạch ADC.
Phương pháp hai dốc có thể được nghĩ tương tự về một lò xo quay như được sử dụng trong cơ chế đồng hồ cơ học. Hãy tưởng tượng chúng tôi đã xây dựng một cơ chế để đo tốc độ quay của trục. Do đó, tốc độ trục là “tín hiệu đầu vào” của chúng tôi được đo bằng thiết bị này. Chu trình đo bắt đầu với lò xo trong trạng thái thoải mái. Sau đó, lò xo được quay, hoặc "vết thương", bởi trục quay (tín hiệu đầu vào) trong một khoảng thời gian cố định. Điều này đặt lò xo vào một mức độ căng nhất định tỉ lệ với tốc độ trục: tốc độ trục lớn hơn tương ứng với tốc độ cuộn dây nhanh hơn. và một lượng lớn sức căng mùa xuân tích lũy trong khoảng thời gian đó. Sau đó, mùa xuân được tách ra khỏi trục và được phép để thư giãn ở một tỷ lệ cố định, thời gian cho nó để thư giãn trở lại trạng thái thoải mái được đo bằng một thiết bị hẹn giờ.thời giancần cho mùa xuân để thư giãn ở tốc độ cố định đó sẽ tỷ lệ thuận với tốc độ mà tại đó nó bị thương (cường độ tín hiệu đầu vào) trong phần thời gian cố định của chu kỳ.
Kỹ thuật chuyển đổi analog-kỹ thuật số này thoát khỏi vấn đề hiệu chỉnh trôi dạt của ADC đơn dốc bởi vì cả hệ số tích hợp của tích hợp (hoặc “gain”) và tốc độ của bộ đếm có hiệu lực trong suốt quá trình “cuộn” và “giải phóng” ”Các phần chu kỳ. Nếu tốc độ đồng hồ của bộ đếm tăng đột ngột, điều này sẽ rút ngắn khoảng thời gian cố định mà bộ tích hợp "gió lên" (dẫn đến điện áp thấp hơn tích lũy bởi bộ tích hợp), nhưng nó cũng có nghĩa là nó sẽ đếm nhanh hơn trong khoảng thời gian thời gian khi người tích hợp được phép "thư giãn" ở mức cố định. Tỷ lệ mà bộ đếm đang đếm nhanh hơn sẽ có cùng tỷ lệ với điện áp tích lũy của bộ tích hợp được giảm bớt trước khi thay đổi tốc độ đồng hồ. Như vậy,
Một ưu điểm quan trọng khác của phương pháp này là tín hiệu đầu vào sẽ được tính trung bình vì nó truyền động tích hợp trong phần thời gian cố định của chu kỳ. Bất kỳ thay đổi nào trong tín hiệu analog trong khoảng thời gian đó đều có hiệu ứng tích lũy trên đầu ra kỹ thuật số ở cuối chu kỳ đó. Các chiến lược ADC khác chỉ đơn thuần là “nắm bắt” mức tín hiệu tương tự tại một điểm duy nhất trong mỗi chu kỳ. Nếu tín hiệu analog “ồn ào” (có chứa mức tăng / giảm điện áp giả), một trong những công nghệ chuyển đổi ADC khác đôi khi có thể chuyển đổi tăng đột biến hoặc nhúng bởi vì nó ghi lại tín hiệu liên tục tại một thời điểm. Mặt khác, một ADC hai dốc, trung bình với nhau tất cả các gai và dips trong giai đoạn tích hợp, do đó cung cấp một đầu ra với khả năng chống nhiễu lớn hơn.
[/tintuc]
[tintuc]

Phương pháp tính gần đúng ADC

Một phương pháp giải quyết các nhược điểm của ADC đoạn đường số ADC là cái gọi là Phương pháp tính gần đúng ADCSự thay đổi duy nhất trong thiết kế này là một mạch truy cập rất đặc biệt được gọi là thanh ghi Gần đúngThay vì đếm ngược trong chuỗi nhị phân, thanh ghi này được tính a bằng cách thử tất cả các giá trị của bit bắt đầu bằng bit quan trọng nhất và kết thúc ở bit ít quan trọng nhất. Trong suốt quá trình đếm, thanh ghi sẽ theo dõi đầu ra của bộ so sánh để xem số nhị phân nhỏ hơn hoặc lớn hơn đầu vào tín hiệu tương tự, điều chỉnh các giá trị bit tương ứng. Cách số lượng đăng ký giống hệt với phương pháp chuyển đổi từ thập phân sang nhị phân "thử nghiệm và phù hợp", theo đó các giá trị bit khác nhau được thử từ MSB đến LSB để nhận số nhị phân bằng số thập phân ban đầu. Ưu điểm của chiến lược đếm này là kết quả nhanh hơn nhiều: đầu ra DAC hội tụ vào đầu vào tín hiệu tương tự trong các bước lớn hơn nhiều so với chuỗi đếm 0 đến toàn bộ của một bộ đếm thông thường.
Không hiển thị các hoạt động bên trong của thanh ghi xấp xỉ kế tiếp (SAR), mạch trông giống như sau:

Phương pháp tính gần đúng ADC


Cần lưu ý rằng SAR thường có khả năng xuất ra số nhị phân theo định dạng nối tiếp (một bit tại một thời điểm), do đó loại bỏ sự cần thiết phải đăng ký thay đổi. Được vẽ theo thời gian, hoạt động của một ADC gần đúng trông giống như sau:

Phương pháp tính gần đúng ADC


Lưu ý rằng các bản cập nhật cho ADC này xảy ra thường xuyên như thế nào, không giống như mạch ADC nối tiếp kỹ thuật số.

Các bạn có thể xem bài trước Chuyển đổi Flash ADC .
[/tintuc]
[tintuc]
Chuyển đổi Digital Ramp ADC Còn được gọi là cầu thang dốc , hoặc chỉ đơn giản là truy cập bộ chuyển đổi A / D, điều này cũng khá dễ hiểu nhưng không may bị một số hạn chế.
Ý tưởng cơ bản là kết nối đầu ra của bộ đếm nhị phân tự do với đầu vào của DAC, sau đó so sánh đầu ra analog của DAC với tín hiệu đầu vào tương tự được số hóa và sử dụng đầu ra của bộ so sánh để báo cho bộ đếm khi dừng đếm và đặt lại. Sơ đồ dưới đây cho thấy ý tưởng cơ bản:

Chuyển đổi Digital Ramp ADC


Khi bộ đếm đếm được với mỗi xung xung nhịp, DAC sẽ tạo ra điện áp cao hơn (tích cực hơn). Điện áp này được so sánh với điện áp đầu vào bằng bộ so sánh. Nếu điện áp đầu vào lớn hơn đầu ra DAC, đầu ra của bộ so sánh sẽ cao và bộ đếm sẽ tiếp tục đếm bình thường. Cuối cùng, mặc dù, đầu ra DAC sẽ vượt quá điện áp đầu vào, làm cho đầu ra của bộ so sánh xuống thấp. Điều này sẽ gây ra hai điều: đầu tiên, sự chuyển đổi từ thấp đến thấp của đầu ra của bộ so sánh sẽ làm cho thanh ghi thay đổi “nạp” bất cứ số đếm nhị phân nào được đầu ra bởi bộ đếm, do đó cập nhật đầu ra của mạch ADC; thứ hai, bộ đếm sẽ nhận tín hiệu thấp trên đầu vào LOAD hoạt động thấp, khiến nó đặt lại thành 00000000 trên xung xung nhịp tiếp theo.

Hiệu ứng của mạch này là để tạo ra một đầu ra DAC mà dốc lên đến bất cứ mức nào tín hiệu đầu vào tương tự là tại, đầu ra số nhị phân tương ứng với mức đó, và bắt đầu lại. Được vẽ theo thời gian, có vẻ như sau:

Chuyển đổi Digital Ramp ADC


Lưu ý thời gian giữa các cập nhật (giá trị đầu ra kỹ thuật số mới) thay đổi tùy thuộc vào mức điện áp đầu vào cao như thế nào. Đối với các mức tín hiệu thấp, các bản cập nhật khá gần nhau. Đối với các mức tín hiệu cao hơn, chúng cách nhau xa nhau trong thời gian:


Chuyển đổi Digital Ramp ADC


Đối với nhiều ứng dụng ADC, biến thể này trong tần suất cập nhật (mẫu thời gian) sẽ không được chấp nhận. Điều này, và thực tế rằng mạch cần phải đếm tất cả các con đường từ 0 vào đầu mỗi chu kỳ đếm làm cho lấy mẫu tương đối chậm của tín hiệu tương tự, đặt ADC đoạn đường nối kỹ thuật số bất lợi cho các chiến lược truy cập khác. Xem các bài trước nha
[/tintuc]
[tintuc]
Bộ Chuyển Đổi Flash ADC là gì ? Câu trả lời là bộ chuyển đổi A / D song song , mạch này là đơn giản nhất để hiểu. Nó được hình thành từ một loạt các bộ so sánh, mỗi bộ so sánh tín hiệu đầu vào với một điện áp tham chiếu duy nhất. Đầu ra so sánh kết nối với đầu vào của mạch bộ mã hóa ưu tiên, sau đó tạo ra đầu ra nhị phân. Hình minh họa sau đây cho thấy mạch ADC flash 3 bit:


chuyển đổi flash adc

ref là điện áp tham chiếu ổn định được cung cấp bởi bộ điều chỉnh điện áp chính xác như là một phần của mạch chuyển đổi, không được hiển thị trong sơ đồ mạch. Khi điện áp đầu vào tương tự vượt quá điện áp tham chiếu tại mỗi bộ so sánh , đầu ra bộ so sánh sẽ tuần tự bão hòa với trạng thái cao. Bộ mã hóa ưu tiên tạo ra một số nhị phân dựa trên đầu vào hoạt động theo thứ tự cao nhất, bỏ qua tất cả các đầu vào hoạt động khác.

Khi hoạt động, ADC flash tạo ra một đầu ra trông giống như sau:


chuyển đổi flash adc

Đối với ứng dụng cụ thể này, bộ mã hóa ưu tiên thường xuyên với tất cả sự phức tạp vốn có của nó là không cần thiết. Do tính chất của trạng thái đầu ra so sánh tuần tự (mỗi bộ so sánh “bão hòa” theo thứ tự từ thấp nhất đến cao nhất), cùng một hiệu ứng “lựa chọn đầu vào cao nhất” có thể được thực hiện thông qua một tập hợp các cổng Exclusive-OR , cho phép sử dụng bộ mã hóa đơn giản hơn, không được ưu tiên:



chuyển đổi flash adc

Và, tất nhiên, bản thân mạch bộ mã hóa có thể được tạo ra từ một ma trận điốt , chứng tỏ chỉ đơn giản là thiết kế bộ chuyển đổi này có thể được xây dựng như thế nào:



chuyển đổi flash adc

Không chỉ là công cụ chuyển đổi flash đơn giản nhất về lý thuyết hoạt động, nhưng nó là hiệu quả nhất của công nghệ ADC về mặt tốc độ, bị giới hạn chỉ trong sự so sánh và sự chậm trễ truyền cửa. Thật không may, nó là thành phần chuyên sâu nhất cho bất kỳ số bit đầu ra nào. Bộ ADC flash ba bit này đòi hỏi 7 bộ so sánh. Một phiên bản bốn bit sẽ yêu cầu 15 bộ so sánh. Với mỗi bit đầu ra bổ sung, số lượng các bộ so sánh được yêu cầu tăng gấp đôi. Xem xét rằng tám bit thường được coi là tối thiểu cần thiết cho bất kỳ ADC thực tế (255 comparators cần thiết), phương pháp flash nhanh chóng cho thấy điểm yếu của nó.

Một lợi thế bổ sung của bộ chuyển đổi flash, thường bị bỏ qua, là khả năng cho nó tạo ra một đầu ra phi tuyến tính. Với các điện trở có giá trị bằng nhau trong mạng chia điện áp tham chiếu , mỗi số nhị phân kế tiếp đại diện cho cùng một lượng tăng tín hiệu tương tự, cung cấp một đáp ứng tỷ lệ thuận. Tuy nhiên, đối với các ứng dụng đặc biệt, các giá trị điện trở trong mạng chia có thể được thực hiện không bằng nhau. Điều này mang lại cho ADC một đáp ứng phi tuyến, tùy chỉnh cho tín hiệu đầu vào tương tự. Không có thiết kế ADC nào khác có thể cấp cho hành vi điều chỉnh tín hiệu này chỉ với một vài thay đổi giá trị thành phần.
[/tintuc]
[tintuc]
Mạch DAC này, còn được gọi là DAC đầu vào có trọng số nhị phân , là một biến thể trên mạch op-amp mùa hè đảo ngược Nếu bạn nhớ lại, mạch tuần hoàn ngược cổ điển là bộ khuếch đại hoạt động sử dụng phản hồi tiêu cực để đạt được điều khiển, với một số đầu vào điện áp và một đầu ra điện áp. Điện áp đầu ra là tổng đảo ngược (ngược lại) của tất cả các điện áp đầu vào:

Chuyển đổi R / 2nR DAC

Đối với một mạch tuần hoàn ngược đơn giản, tất cả các điện trở phải có giá trị bằng nhau. Nếu bất kỳ điện trở đầu vào nào khác nhau, điện áp đầu vào sẽ có mức độ khác nhau của hiệu ứng trên đầu ra, và điện áp đầu ra sẽ không phải là một tổng hợp thực sự. Chúng ta hãy xem xét, tuy nhiên, cố ý thiết lập các điện trở đầu vào ở các giá trị khác nhau. Giả sử chúng ta đã thiết lập các giá trị điện trở đầu vào tại nhiều lũy thừa của hai: R, 2R và 4R, thay vì tất cả cùng một giá trị R:

Chuyển đổi R / 2nR DAC

Bắt đầu từ V 1 và đi qua V 3 , điều này sẽ cung cấp cho mỗi điện áp đầu vào chính xác một nửa hiệu ứng trên đầu ra như điện áp trước nó. Nói cách khác, đầu vào điện áp V 1 có 1: tác dụng 1 vào điện áp đầu ra (tăng 1), trong khi điện áp đầu vào V 2 có một nửa so với tác động nhiều vào sản lượng (mức tăng 1/2), và V 3 nửa trong đó (tăng 1/4). Các tỷ lệ này không được lựa chọn tùy ý: chúng là cùng tỷ lệ tương ứng với trọng số đặt trong hệ thống số nhị phân. Nếu chúng ta điều khiển đầu vào của mạch này với các cổng số để mỗi đầu vào là 0 volt hoặc điện áp cung cấp đầy đủ, điện áp đầu ra sẽ là một đại diện tương tự của giá trị nhị phân của ba bit này.

Chuyển đổi R / 2nR DAC

Nếu chúng ta biểu đồ điện áp đầu ra cho tất cả tám kết hợp của bit nhị phân (000 đến 111) đầu vào cho mạch này, chúng ta sẽ nhận được sự tiến triển của điện áp sau đây:
--------------------------------- | Nhị phân | Điện áp đầu ra | --------------------------------- | 000 | 0,00 V | --------------------------------- | 001 | -1,25 V | --------------------------------- | 010 | -2,50 V | --------------------------------- | 011 | -3,75 V | --------------------------------- | 100 | -5,00 V | --------------------------------- | 101 | -6,25 V | --------------------------------- | 110 | -7,50 V | --------------------------------- | 111 | -8,75 V | ---------------------------------
Lưu ý rằng với mỗi bước trong chuỗi số nhị phân, có kết quả thay đổi 1.25 volt trong đầu ra. Mạch này rất dễ dàng để mô phỏng bằng cách sử dụng Spice . Trong mô phỏng sau, tôi thiết lập mạch DAC với đầu vào nhị phân là 110 (lưu ý các số nút đầu tiên cho điện trở R 1 , R 2 và R 3 : số nút “1” kết nối nó với mặt tích cực của Pin 5 volt và số nút “0” kết nối nó với mặt đất). Điện áp đầu ra xuất hiện trên nút 6 trong mô phỏng:

Chuyển đổi R / 2nR DAC
trọng số nhị phân dac v1 1 0 dc 5 rbogus 1 0 99k r1 1 5 1k r2 1 5 2k r3 0 5 4k rfeedbk 5 6 1k e1 6 0 5 0 999k .điện áp nút điện áp nút điện áp nút (1) 5.0000 (5) 0,0000 (6) -7,5000 
Chúng ta có thể điều chỉnh các giá trị điện trở trong mạch này để thu được điện áp đầu ra tương ứng trực tiếp với đầu vào nhị phân. Ví dụ, bằng cách tạo ra điện trở phản hồi 800 Ω thay vì 1 kΩ, DAC sẽ xuất ra -1 volt cho đầu vào nhị phân 001, -4 volt cho đầu vào nhị phân 100, -7 vôn cho đầu vào nhị phân 111, v.v.
(với điện trở phản hồi được đặt ở 800 ohms) --------------------------------- | Nhị phân | Điện áp đầu ra | --------------------------------- | 000 | 0,00 V | --------------------------------- | 001 | -1,00 V | --------------------------------- | 010 | -2,00 V | --------------------------------- | 011 | -3,00 V | --------------------------------- | 100 | -4,00 V | --------------------------------- | 101 | -5,00 V | --------------------------------- | 110 | -6,00 V | --------------------------------- | 111 | -7,00 V | ---------------------------------
Nếu chúng ta muốn mở rộng độ phân giải của DAC này (thêm nhiều bit hơn vào đầu vào), tất cả những gì chúng ta cần làm là thêm nhiều điện trở đầu vào hơn, giữ cho cùng một chuỗi các giá trị lũy thừa:

Chuyển đổi R / 2nR DAC

Cần lưu ý rằng tất cả các cổng logic phải xuất ra chính xác cùng một điện áp khi ở trạng thái “cao”. Nếu một cổng xuất +5,02 vôn cho mức “cao” trong khi một cổng khác chỉ xuất ra +4,86 vôn, đầu ra analog của DAC sẽ bị ảnh hưởng bất lợi. Tương tự như vậy, tất cả các mức điện áp “thấp” phải giống nhau giữa các cổng, chính xác là 0,00 volt chính xác. Các cổng ra CMOS được sử dụng, và các giá trị điện trở đầu vào / phản hồi được chọn để giảm thiểu lượng hiện tại của mỗi cổng có nguồn hoặc chìm.
[/tintuc]