CAM KẾT 100% CHÍNH HÃNGnguồn gốc, xuất xứ sản phẩm rõ ràng ĐÓNG GÓI CẨN THẬNđảm bảo độ an toàn cho sản phẩm XEM HÀNG TRƯỚC KHI NHẬNquyền lợi tối đa cho khách hàng
[giaban]Liên Hệ Ngay[/giaban][giacu]Chưa có KM[/giacu] [tomtat]
ĐƠN VỊGIÁ (VNĐ)
10 CáiLiên Hệ
100 CáiLiên Hệ
1000 CáiLiên hệ (giá sỉ)
[/tomtat] [chitiet]

IC 74ALVCF162835 Điện tử


IC 74ALVCF162835 Điện tử
Mô Tả IC 74ALVCF162835 Điện tử
Thành viên của Texas Instruments Widebus ™
gia đình
· Lý tưởng để sử dụng trong PC133 Đăng ký DIMM
· Đầu ra điển hình Skew. . . <250 ps
· VCC = 3,3 V ± 0,3 V. . . Phạm vi bình thường
· VCC = 2,7 V đến 3,6 V. . . Mở rộng phạm vi
· VCC = 2,5 V ± 0,2 V
· Swing đầu ra đường sắt đến đường sắt để tăng tiếng ồn
Ký quỹ
· Trình điều khiển đầu ra cân bằng. . . ± 18 mA
· Tiếng ồn chuyển mạch thấp
· Hiệu suất Latch-Up vượt quá 100 mA mỗi
JESD 78, loại II
· Bảo vệ ESD vượt quá JESD 22
- Mô hình cơ thể con người 2000-V (A114-A)
- Mẫu máy 200 V (A115-A)
- Mẫu thiết bị tính phí 1000-V (C101)
Trình điều khiển bus đa năng 18 bit này được thiết kế cho 2.3-V
cho hoạt động VCC 3.6-V.
Luồng dữ liệu từ A đến Y được kiểm soát bởi
đầu vào cho phép đầu ra (OE). Thiết bị hoạt động trong
chế độ trong suốt khi đầu vào latch-enable (LE) là
cao. Khi LE thấp, dữ liệu A sẽ được chốt nếu
đầu vào đồng hồ (CLK) được giữ ở mức logic cao hoặc thấp. Nếu
LE thấp, dữ liệu A được lưu trữ trong chốt / flip-flop trên
sự chuyển đổi CLK thấp đến cao. Khi OE cao,
các đầu ra ở trạng thái trở kháng cao.
SN74ALVCF162835 có giảm xóc loạt
điện trở trong cấu trúc đầu ra thiết bị giảm
chuyển đổi nhiễu trong 128-MB và 256 MB SDRAM
mô-đun. Được thiết kế với khả năng truyền động ± 18 mA,
thiết bị này là một ổ đĩa giữa đường giữa
SN74ALVC162835 (± 12 mA) và SN74ALVC16835
(± 24 mA).


IC 74ALVCF162835 Điện tử



IC 74ALVCF162835 Điện tử


IC 74ALVCF162835 Điện tử



[/chitiet][kythuat][/kythuat] [hot] Giảm -22% [/hot] [video]



IC 74ALVCF162835 Điện tử

IC 74ALVCF162835 Điện tử

[/video] [danhgia][/danhgia]

SẢN PHẨM TƯƠNG TỰ

Không có nhận xét nào :

Đăng nhận xét